“arm · SoC · Drone · IoT · AI · Embedded   휴인스가 함께합니다”

HUINS


제품솔루션

> 제품솔루션 > FPGA/SoC 솔루션 > V72000T 검증플랫폼

FPGA/SoC 솔루션 FPGA/SoC 솔루션

RPS-7V2000T-1

RPS-7V2000M을 이용한 SoC 및 ASIC Rapid Prototyping Board


l  RPS-7V2000TM 모듈을 사용하는 베이스 보드

l  Equivalent of Max. 40 million ASIC gates

l  FPGA 전 핀에 Trace Length Matching 설계로 시그널 Skew 최소화

l  LVDS Impedance 매칭으로 고속 LVDS 지원

l  GTX 포트 지원

 제품소개

RPS-7V2000T1 RPS-7V2000M이 장착된 BASE BOARD입니다.

 

• SoC / ASIC을 개발시 ASIC Gate 용량이 증가함에 따라 프로토타이핑 하고자 할

경우에는 대용량의 FPGA가 필요합니다. Xilinx의 최신 Virtex7 XC7V2000T

탑재한 RPS-7V2000TM 모듈을 사용하며 동일한 FPGA 모듈을 3개까지 Stacking

할 수 있어 FPGA 모듈의 추가만으로도 게이트 용량 확장이 가능한 구조입니다.

베이스보드의 설계만으로 새로운 시스템을 구성하여 사용할 수 있습니다.

 


 

 

각 커넥터별로 전원분리 (9)되어 다양한 주변장치 모듈을 동시에 사용할

수 있으며, Xilinx MIG를 통해 생성한 메모리 컨트롤러를 사용할 수 있도록

설계되어 있습니다.

Trace length matching 설계를 통해 각 컨넥터 Skew를 최소화 하였으며

LVDS Impedance Matching되어 LVDS를 지원하여 고속동작이 가능

합니다.

Debug JTAG 포트를 지원하여 FPGASoftCore CPU를 내장시 Real

view-ICE 또는 DS-5 같은 In-Circuit Emulator를 사용하여 소프트웨어

디버깅이 가능합니다.

 

클럭구조

SoC 프로토타이핑시 다양한 클럭의 공급이 필요하며, 클럭의 지터 및

Skew 발생시 Logic 동작시 심각한 영향을 초래하게 됩니다.

RPS-7V2000T1, RPS-7V2000T4에서 DIP스위치의 설정만으로

2~340MHz 출력이 가능한 클럭 3개와, 31.5~700MHz 출력이 가능한

클럭 1개 등 총 4개의 클럭이 RPS-7V2000TM 모듈로 Global Clock

으로 입력되며, Stacking되는 모듈의 클럭 신호에 따라 PCB Trace

Pattern 길이를 조정하여, Skew를 최소화 하였습니다.

◦ 베이스보드로부터의 Global Clock 소스4개를 LVDS 또는 Single

Ended 클럭 입력을 받을 수 있으며, 이와는 별도로 각 FPGA

연결된 8개의 클럭 I/O컨넥터를 이용하여 외부의 Global Clock으로

입력받거나 출력할 수 있습니다.


 

 

 

 

 

 

 

 

 

 

 

 

내용5...

제품문의 및 이메일문의
031) 719-8200
sales@huins.com
기술지원